账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
提高IC测试质量的设计策略
 

【作者: Ron Press】2005年05月05日 星期四

浏览人次:【9732】

奈米制程设计(0.13微米或以下)中瑕疵的型态与分布,导致测试型态的改变,是件不争的事实。简单而言,必须在以阻塞(stuck-at)错误模型与标准的内存内建式自我测试为主的量产测试之外,再增加额外的测试,否则整体的测试质量将无法达到可接受DPM之标准。


这篇文章将阐述那些用来提高测试质量的各种技术,例如利用可准确产生频率周期之PLL来进行实速测试,以及全速式内存内建自我测试。除此以外,也经一并介绍测试压缩的技术,其中还包括所支持之实速(at-speed)式瞬变(transition)错误测试,多重侦错测试以及其他各种以扫描链测试为主的附加测试向量。值得注意的是,这些都不会增加测试时间或有任何设计上之限制,亦不需要改变测试机台之接口。


测试目标与可测试设计
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般使用者 10/ごとに 30 日間 0/ごとに 30 日間 付费下载
VIP会员 无限制 25/ごとに 30 日間 付费下载

相关文章
让IEEE 1588交换器设计变得简单
高柏科技:以创新散热方案 应对AI时代的高性能运算挑战
[Computex] Nordic引领IoT产业迈向高效、互通、安全的全新阶段
Micro LED高成本难题未解 Aledia奈米线技术能否开创新局!?
推进负碳经济 碳捕捉与封存技术
相关讨论
  相关新闻
» 【Computex】鼎新数智与安提国际、高通携手 展现AI Agent整合力
» AI「智慧创新大赏」成绩揭晓 半导体业勇夺首面金牌
» 经济部与显示业瞄准先进封装需求 首创面板级全湿式解决方案
» 恩智浦半导体执行??总裁将以「边缘人工智慧:创造自主未来」为题
» 台科大50周年校厌,研扬科技庄永顺董事长获颁「杰出贡献奖」并代表台科之星创投公司捐赠2,500万元


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK9622YNIC6STACUKF
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw