账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
射频CMOS集成电路的发展趋势
将CMOS射频电路整合至SoC中,早就已经是国外芯片大厂的研发目标了。

【作者: 丹尼爾】2006年04月01日 星期六

浏览人次:【5133】

其一是,对一颗晶圆而言,最大的频率偏移可高达±20%。所以,必须要有额外的数字校正电路来补偿这些差距。因此,设计成本会增加。


其二是,泄漏(leakage)电流。这不只包括常见的「次临界信道泄漏问题(sub-threshold channel leakage)」(温度变化是其主因),在先进的制程中,还要考虑到逻辑闸的泄漏和二极管的泄漏问题。目前避免此一问题的方法是采用PSP模型。


对设计射频集成电路而言,建模(modelling)是一道很重要的步骤。射频建模是有别于模拟建模和数字建模的,而且,射频与模拟建模要比数字建模复杂许多。要尽量接近「临界值」,如此才是设计射频电路成功的关键,而建模就是为了仿真「临界值」。通常,这正是数字逻辑电路设计者经常忽略的地方。此外,也要对「闪烁噪声(flicker noise)」和「白噪声(white noise)」建模。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般使用者 10/ごとに 30 日間 0/ごとに 30 日間 付费下载
VIP会员 无限制 25/ごとに 30 日間 付费下载

相关文章
Micro LED高成本难题未解 Aledia奈米线技术能否开创新局!?
推进负碳经济 碳捕捉与封存技术
川普关税解放日暂缓 机械中小企业90天急应变
高速时代的关键推手 探索矽光子技术
Wi-Fi 7市场需求激增 多元应用同步并进
相关讨论
  相关新闻
» Microchip推出MEC175xB系列,为嵌入式控制器引入硬体量子抗性
» COMPUTEX--倚天酷??发表智慧戒指与AI翻译耳机
» imec与美国医学研究所推出神经调节创新概念 采用间歇性干扰波刺激
» CPO成为AI网路基础建设关键推手 Broadcom推动CPO技术迈入200G
» 云林气候永续学院培育绿领人才 县府与云科大签署合作备忘录


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK95I0TI1VGSTACUKA
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw