在高速傳輸技術快速演進的今日,PCI-Express(PCIe)標準持續推陳出新,最新的PCIe 7.0技術更將資料傳輸速率提升至64.0 Gbaud,為人工智慧(AI)、資料中心、高效運算等領域提供極高頻寬支援。然而,隨著傳輸速度加快,測試層面也面臨前所未有的挑戰,其中誤碼率測試儀(BERT)扮演關鍵角色,成為確保高速介面訊號完整性不可或缺的測試工具。
在2025年6月11日至12日於美國加州Santa Clara舉行的PCI-SIG開發者大會上,Anritsu安立知展示了高速訊號完整性測試解決方案,並攜手Synopsys、Teledyne LeCroy、CIG與Tektronix等合作夥伴,實機展演MP1900A誤碼率測試儀,針對PCIe 6.0與7.0技術進行測試應用。
PCIe 7.0導入PAM4(四電平脈衝振幅調變)訊號傳輸,相較於前一代採用NRZ(不歸零)編碼,其每單位間隔(UI)的眼高下降超過三倍,使得訊號在傳輸過程中對雜訊與干擾更為敏感,尤其是差分訊號偏移(differential skew)問題。這種偏移現象若未妥善處理,當訊號通過具有符碼間干擾(ISI)的通道時,將可能導致基頻訊號功率衰減,進一步影響系統整體效能與穩定性。
針對此一挑戰,Anritsu與Teledyne LeCroy合作,展示了評估PCIe 7.0差分偏移效應的完整測試解決方案。傳統BERT設備多數無法支援細緻的訊號偏移模擬,而MP1900A BERT則利用兩台具備通道同步(Channel Sync)功能的MU196020A PAM4 PPG模組,可有效注入P-N訊號偏移,模擬實際高速傳輸中可能發生的偏移狀況。同時,透過搭配Teledyne LeCroy WaveMaster 8650HD 65 GHz示波器進行眼圖與抖動分析,能更精準掌握高速訊號行為,協助工程師進行調校與最佳化設計。
此外,Anritsu也展示了PCIe 6.0光纖鏈路訓練(Link Training)實機示範,結合Synopsys的PCIe 6.x PHY與控制器IP、Tektronix的DPO70000即時示波器,以及CIG開發的OSFP LPO光模組。