帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
賽靈思發表全新ISE Design Suite 13.3設計套件
 

【CTIMES/SmartAuto 報導】   2011年11月08日 星期二

瀏覽人次:【2617】

賽靈思(Xilinx)於昨(7)日發表全新ISE Design Suite 13.3設計套件,其中結合了許多全新功能,能讓數位訊號處理器(DSP)設計業者針對無線、醫療、航太與國防、高效能運算與視訊應用等設計,輕鬆地加入位元精準的完全客制化單、雙精度浮點運算功能。客戶可透過System Generator for DSP,以及運用Xilinx Floating-Point Operator IP LogiCORE執行上述設計流程。結合單、雙精度、以及具備完全客制化精度浮點運算功能,加上System Generator for DSP帶來的高生產力,DSP設計業者可在這種環境中輕鬆地設計、模擬和建置各種浮點運算設計,並能對矽元件部分及系統所需要的功耗擁有更佳的掌握度。

賽靈思公司設計方法行銷部門資深行銷總監Tom Feist表示,相較於競爭廠商提供的解決方案,目前只有System Generator for DSP能為研發業者提供位元精準的解決方案,也就是該公司能保證模擬模型可吻合實體設計的硬體建置。賽靈思的7系列28奈米FPGA能在單一元件中提供運算速度高達1.33 teraflop的單精度浮點運算效能,進而帶動業者相繼運用這個簡單易用的設計流程,開發出完美的成品。

ISE Design Suite 13.3設計套件也加入了Red Hat Enterprise Linux 6作業系統,並針對邏輯、嵌入式和系統版本用戶提供加強的生產力功能。所有版本都內含隨插即用IP的加強功能和支援7系列FPGA。嵌入式與系統版本內含Platform Studio簡單易用的強化功能,其中包括全新的圖形化設計檢視(Graphical Design View)功能。邏輯版內含支援PlanAhead設計分析工具的生產力強化功能,包括針對HDL檔案的圖形階層檢視器(Graphical Hierarchy Viewer)。

客戶現在即可上網下載ISE Design Suite13.3設計套件,並可馬上著手進行設計。另外,客戶還可下載賽靈思最新有關System Generator中浮點運算支援的白皮書,進一步瞭解IDS 13.3如何提升生產力。

相關產品
旭化成全新感光幹膜適用於先進半導體封裝
TLSM系列輕觸開關為高使用率設備提供200萬次迴圈壽命
意法半導體推出適用於數位鑰匙應用的新一代車用 NFC 讀寫器 擴展 ST25R 高效能產品系列
Microchip推出成本優化的高效能PolarFire Core FPGA 和 SoC產品
Microchip推出MEC175xB系列,為嵌入式控制器引入硬體量子抗性
  相關新聞
» 經濟部奪愛迪生獎14項 啟動產業轉型引擎
» SEMI出席半導體供應鏈論壇 強調信任、研發創新與人才連結3要素
» Discovery《台灣無比精采:AI 科技島》即將首播 外宣台灣科技實力
» 應材攜手全球45個非營利組織扎根STEAM教育 賦能新世代人才科技創造力
» 工研院 VLSI TSA國際研討會登場 聚焦高效能運算、矽光子、量子計算
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.216.73.216.93
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw