帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
ADIsimCLK工具 簡化時脈分配設計流程
 

【CTIMES/SmartAuto 劉筱萍報導】   2005年08月30日 星期二

瀏覽人次:【10458】

高效能信號處理應用半導體領導廠商美商亞德諾(ADI),30日宣佈最新的ADIsimCLK時脈IC設計模擬工具,並另外推出了三個新的時脈IC,豐富了該公司持續成長中的時脈產品組合。ADIsimCLK提供時脈和時序(timing)工程師一種容易使用的模擬工具,以協助他們設計並分析會被廣泛使用在包括無線收發器、寬頻基礎建設、醫療影像、泛用型儀器和自動化測試裝置等應用裝置上的時脈線路。透過本工具的指引說明、設計精靈(design wizards)和符合人性化的資料輸入螢幕,工程師現在能夠在幾分鐘之內創造完整且穩固的解決方案。由於ADIsimCLK已將所使用元件的相位雜訊和抖動(jitter)加以模型化,使得最後的系統效能能夠被精準地預測,設計師能夠更快地從模擬進行到最後的主機板佈局,減少設計過程中的重複作業並加速產品上市時間。

“利用低相位雜訊和低抖動的時脈IC來降低信號路徑的整體雜訊”ADI高速轉換器產品線總監Kevin Kattmann表示,“然而,時脈解決方案的最佳化也可能是一個痛苦且耗時的過程。ADIsimCLK工具被創造用來簡化時脈分配的設計流程;它能夠讓客戶在投入硬體製造前,分析和測試關鍵的計時線路,以減少風險和縮短開發時間。今天所推出的IC能夠幫助客戶以更好的方式來分散遍佈在擁擠的PCB板上多個次要線路所產生的低抖動時脈。客戶現在能夠從AD9513/14/15產生出最高可達1.6 GHz的共同時脈頻率,並能在接近線路所需的時脈時執行分割、相位補償和延遲。小尺寸的封裝讓客戶能夠在改善產品整體系統效能的同時,節省PCB板的空間和成本。”

關鍵字: 時脈  ADI(美商亞德諾Kevin Kattmann  測試系統與研發工具 
相關產品
ADI擴充CodeFusion Studio解決方案 加速產品開發並確保資料安全
貿澤與ADI合作全新電子書探索電子設計電源效率與耐用性
ADI推出超低雜訊雙輸出DC/DC μModule穩壓器
ADI O-RU參考設計平台 助力設計人員縮短產品上市時間
ADI推出全新精密中等頻寬訊號鏈平台 可連接多類型感測器
  相關新聞
» Discovery《台灣無比精采:AI 科技島》即將首播 外宣台灣科技實力
» 應材攜手全球45個非營利組織扎根STEAM教育 賦能新世代人才科技創造力
» 工研院 VLSI TSA國際研討會登場 聚焦高效能運算、矽光子、量子計算
» 經濟部與顯示業瞄準先進封裝需求 首創面板級全濕式解決方案
» SEMI:2025年全球晶圓廠設備投資破千億 晶背供電、2nm技術可望量產
  相關文章
» A2B支援更複雜的新型資料及音訊廣播系統
» 將lwIP TCP/IP堆疊整合至嵌入式應用的介面
» 以馬達控制器ROS1驅動程式實現機器人作業系統
» 探討用於工業馬達控制的CANopen 協定
» 確保機器人的安全未來:資安的角色

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK95G4WXLXWSTACUKA
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw