帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Tektronix展示 ASIC 原型設計除錯解決方案
 

【CTIMES/SmartAuto 報導】   2013年05月15日 星期三

瀏覽人次:【4923】

全球測試、量測和監控領導供應商Tektronix 日前宣佈,將在 6 月2 至 6 日於美國德州奧斯汀所舉辦的 2013 Design Automation Conference (DAC) 會議中,展示近日推出的 Certus 2.0 ASIC 原型設計除錯解決方案,攤位編號為 819。DAC 是電子系統的設計與自動化 (EDA)、嵌入式系統與軟體 (ESS) 和智慧財產 (IP) 等領域首屈一指的盛會。

首次在 DAC 展示的 Certus 2.0 軟體套件和RTL 架構嵌入式儀器,啟用了完整的 RTL 級可視性,並讓原型設計平台具備 FPGA 內部可視性功能,對 ASIC 原型設計流程產生了重大的改變。此模擬級可視性能讓工程師能在一天內診斷出多項瑕疵;相較於使用現有的工具,可能要花上一個星期或更長的時間才能達成。

Tektronix 嵌入式儀器事業群總經理Dave Farrell表示:「FPGA 生態系統中沒有 ASIC 原型設計的主動除錯功能。DAC 與會者將會親眼看到 Certus 2.0 如何顛覆 ASIC 原型設計流程,並大幅提升除錯產能」。

主動除錯策略

Certus 2.0 讓設計人員針對多個受FPGA LUT 些微影響的FPGA ASIC 原型設計中各個FPGA,自動檢測其中可能需要的所有訊號。這使主動除錯和檢測策略無需重新編譯 FPGA,即可針對每一個新行為進行除錯;相較於使用傳統工具,通常要耗費 8 到 18 個小時的冗長痛苦過程。下列為其他的主要功能:

1.按類型和實體名稱自動識別和檢測 RTL 訊號,包括正反器 (flip-flops)、狀態機器、介面和列舉類型

2.無需特殊的外部硬體或消耗 FPGA I/O 資源,即可在晶片上以高速擷取並壓縮許多資料

3.進階的晶片觸發功能,將邏輯分析儀的觸發方法引進嵌入式儀器

4.跨時脈域和多個 FPGA 的時間關聯擷取結果,提供整個目標設計的全系統視圖

Certus 2.0 可以在不需要任何特殊的接頭、纜線或外部硬體的情況下,在任何現有的商業或客製 ASIC 原型設計平台上運作。

關鍵字: ASIC 原型設計除錯  Tektronix(太克
相關產品
Tektronix全新遠端程序呼叫式解決方案從測試儀器迅速傳輸資料
太克4系列B混合訊號示波器 提供更快分析和資料傳輸速度
Tektronix推出增強型KickStart Battery Simulator應用程式
Tektronix宣布推出全新TMT4邊限測試儀 簡化並加速PCIe測試
Tektronix PCI 6.0接收器測試解決方案 滿足下一代高效能需求
  相關新聞
» COMPUTEX--倚天酷碁發表智慧戒指與AI翻譯耳機
» imec與美國醫學研究所推出神經調節創新概念 採用間歇性干擾波刺激
» CPO成為AI網路基礎建設關鍵推手 Broadcom推動CPO技術邁入200G
» 雲林氣候永續學院培育綠領人才 縣府與雲科大簽署合作備忘錄
» 杜邦公佈其計畫分拆的電子業務獨立公司Qnity品牌識別
  相關文章
» Micro LED成本難題未解 Aledia奈米線技術能否開創新局?
» 高速時代的關鍵推手 探索矽光子技術
» xPU能效進化論 每瓦特算力成為AI時代新價值
» 氫能技術下一步棋
» 擴展AI叢集的關鍵挑戰

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK95GDFWPIMSTACUKV
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw