账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
电路设计方法 – 低电压正发射极耦合逻辑 (LVPECL) 终端
 

【作者: Phillip Wissell】2014年02月25日 星期二

浏览人次:【23198】

简介

低电压正发射极耦合逻辑(LVPECL) 是一种既定的高频差动讯号标准,此标准最早可回溯至1970 年代以及更早的时期,当时高速IC 技术仅局限于NPN 电晶体而已,由于仅能实现主动上拉,因此外部元件必须被动地将输出下拉。对于直流电(DC)耦合低电压正发射极耦合逻辑而言,这些外部元件不仅将输出驱动器偏置至导通状态,也终止了相关差动传输线。然而,对于首次使用 LVPECL 的使用者而言,在完成输出级的设计时,此种可实现两种需求的电路设计弹性,可能会是令他们混淆的来源。他们往往面临到一系列的终端选项,并且没有可据以做出选择的基础。


本文旨在透过系统化的方式来进行拓扑,以及做出元件规格值的选择,将会以输出驱动器的架构以及标准的供电电压减2 伏特(VCC-2V) 的偏压及终端线路来做为开端。这种终端的特性与限制将会被深入的讨论,而且使用较少元件及较低功耗的替代线路 T 与 PI 终端,将会在此进行介绍及说明其特点。除此之外,有着内部终端的时脉接收器之使用,以及偏压电组的选择,以及供交流电终端所用之耦合电容,也都会在此一并讨论。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般使用者 10/ごとに 30 日間 0/ごとに 30 日間 付费下载
VIP会员 无限制 25/ごとに 30 日間 付费下载

相关文章
2025年资料中心发展趋势
从乌克兰到AI制造链的战略新局
智慧生物感测器:从数据收集到个人化的健康洞察
生物感测应用的关键元件与技术
生物感测市场:零组件供应商的新蓝海
相关讨论
  相关新闻
» SEMI新任领导层出炉 吴田玉、Benjamin Loh就任主??手
» 俄罗斯开发次埃级制程技术 量子处理器发展取得突破
» 台湾主导「供应链韧性战略国际高峰会」 聚焦民主科技合作
» 美光HBM4已送样主要客户 12层堆叠36GB记忆体助攻AI运算
» 光纤PCIe时代来临!PCI-SIG发布光学感知重定时器ECN


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK96G6W8XGASTACUKE
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw